Tugas Pendahuluan M2 Percobaan 2 Kondisi 17


Tugas Pendahuluan Percobaan 2 Kondisi 17



1. Kondisi
[Kembali]

        Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=0, B2 = clock.

2. Gambar Rangkaian Simulasi [Kembali]
    

3. Video Simulasi [Kembali]





4. Prinsip Kerja Rangkain [Kembali]

T Flip Flop adalah J-K Flip Flop yang dimana J dan K dihubungkan ke VCC yang membuat J dan K bernilai 1. 
    Pada rangkaian T Flip Flop kaki input J dan K terhubung dengan VCC yang membuat nilainya menjadi 1, kaki input clock terhubung dengan B2 yang dimana clock tersebut aktif high dan syarat dari aktif low tersebut harus bernilai 1, kaki input R (Reset) terhubung dengan B0 yang berlogika 1, kaki input S (Set) terhubung dengan B1 yang berlogika 0. Pada rangkaian ini S aktif low dan R aktif high. Disini input S bernilai 0 maka rangkaian tersebut tidak aktif dan output Q akan berlogika 1 sedangkan pada output Q' akan berlogika 1 dikarenakan output Q' berlawanan dengan output Q.

  Saklar SPDT jika tersambung dengan VCC maka input berlogika 1 dan apabila disambungkan dengan GND maka berlogika 0.

    Sedangkan untuk tabel kebenaran dari masing masing IC adalah sebagai berikut:

1. 74LS112 ( J-K flip flop )


Tabel Kebenaran J-K Flip Flop

    Dapat dilihat pada gambar terdapat 4 buah kondisi yaitu Q bernilai 1 dan 0 lalu ada kondisi tidak berubah dan toggle atau keadaan berlawanan. Dapat kita ketahui logika pada J sebanding dengan logika pada Q ketika J berlogika 1 maka Q berlogika 1 akan tetapi hal itu dapat berubah ketika memasuki kondisi toggle.
    Dapat dilihat pada gambar terdapat 4 buah kondisi yaitu Q bernilai 1 dan 0 lalu ada kondisi tidak berubah dan toggle atau keadaan berlawanan. dapat kita ketahui logika pada J sebanding dengan logika pada Q ketika J berlogika 1 maka Q berlogika 1 akan tetapi hal itu dapat berubah ketika memasuki kondisi toggle.

2. T flip flop
Tabel Kebenaran T flip flop

Dapat dilihat untuk jenis T flip flop hanya terdapat 2 kondisi yaitu kondisi toggle dan kondisi tetap. dimana ketika T berlogika 1 dan diberi trigger pada clock maka akan mengalami kondisi toggle dan ketika T berlogika 0 dan diberi trigger pada clock maka akan mengalami kondisi tetap.

5. Link Download [Kembali]

Download file HTML [disini]
Download file rangkaian [disini]
Download file video simulasi [disini]
Download Datasheet 74LS112 (J-K Flip Flop) [disini]